剃弄呜成撼泻坤喜托幂侥戏墓
第1章 数字逻辑概论 第1章 数字逻辑概论 测验题
1、 将二进制数(101101.11)B转换成十进制数是
答案: 45.75
2、 将二进制数(1010 0110 1100)B转换成十六进制数是
答案: A6C
3、 将二进制数(101.101)B转换成八进制数是
答案: 5.5
4、 将十六进制数(36.D)H转换成十进制数是
答案: 54.8125
5、 十进制数–10的8位带符号二进制数的原码及补码表示分别是
答案: 1000 1010,1111 0110
6、 带符号二进制补码0101 1001和1101 0011所表示的十进制数分别为
答案: 89,–45
7、 用8位二进制补码计算 12+21所得结果为
答案: 0010 0001
8、 用8位二进制补码计算 –121–29时,所得结果 产生溢出,若出现溢出,解决办法是只有进行位扩展。
答案: 会
9、 十进制数8的5421BCD码表示为 。
答案: 1011
10、 字符Y 的ASCII码的十六进制数表示为
答案: 59
11、 将十六进制数(4E.C)H转换成二进制数是 。
答案: 0100 1110. 11
12、 8位无符号二进制数(1111 1111)B所对应的十进制数是 。
答案: 255
13、 8位二进制补码(1111 1111)B所对应的十进制数真实值是 。
答案: -1
14、 8位无符号二进制数可以表示的最大十进制数为256。对吗?
答案: 错误
15、 对于一个带符号的二进制数,其最高位表示符号位,其余部分表示数值位,所以一个用补码表示的4位带符号二进制数 1001表示的是十进制数 –1。对吗?
答案: 错误
16、 二进制码1010转换成格雷码为1111。对吗?
答案: 正确
(2)从左到右,逐一将二进制码相邻的两位相加(舍去进位),作为格雷码的下一位。
17、 二进制代码中8421BCD码、格雷码等都是有权码,而余3码、余3循环码等都是无权码。对吗?
答案: 错误
18、 当关注各信号之间的逻辑关系而不用考虑数字电路的翻转特性时,可将数字波形画成理想的波形。
答案: 正确
19、
答案: 错误
20、 将十进制数转换为二进制数,整数部分和小数部分需要分开进行。整数部分的转换方法是连续除以2直到商为0,每一步的余数作为二进制数的一位数字,最先获得的余数是二进制数的最低位,最后获得的是其最高位; 小数部分的转换方法是连续乘以2直到满足误差要求,每一步取乘积的整数部分作为二进制数的一位数字,同样地,最先获得的整数部分是二进制数的最低位,最后获得的是其最高位。此说法对吗?
答案: 错误
21、 无符号二进制数1001和0011的差等于0110,对吗?
答案: 正确
22、 无符号二进制数1001和0101的乘积等于 (101101)B,对吗?
答案: 正确
23、 十进制数 –25的8位二进制补码表示为 (11100111)B,对吗?
答案: 正确
24、 8位二进制补码所表示的数值范围为–256 ~ +255,对吗?
答案: 错误
答案: 正确
26、 字符S的ASCII码值(1010011)在最高位设置奇校验位后,它的二进制表示为11010011,对吗?
答案: 正确
27、 将一个八进制数写成(803.64),对吗?
答案: 错误
第2章 逻辑代数 第2章 逻辑代数 测验题
1、 以下表达式中符合逻辑运算法则的是 。
答案: A+1=1
2、 逻辑表达式A+BC = 。
答案: (A+B)( A+C)
3、 的反函数是
答案:
4、 函数的对偶式为 。
答案:
5、 函数L= AB+B+BCD= 。
答案: B
6、 最小项的逻辑相邻项为 。
答案:
7、 标准与或式是由 构成的逻辑表达式。
答案: 最小项相或
8、 当时,同一逻辑函数的两个最小项= 。
答案: 0
9、
答案: 1
10、 设,为函数F 的两个最大项,= 。
答案: 1
11、 四个逻辑相邻的最小项合并,可以消去___个因子;
答案: 2
12、 4变量逻辑函数的卡诺图中,有___个方格与对应的方格相邻
答案: 4
13、 函数,,的卡诺图表示如下,他们之间的逻辑关系是___。
答案:
14、 若逻辑函数则F和G相与的结果为___
答案:
15、 若逻辑函数则F和G相或的结果为___。
答案: 1
16、
答案:
17、 逻辑函数的结果为 .
答案: B
18、 求一个逻辑函数L的对偶式时,下列说法不正确的是 .
答案: 原变量换成反变量,反变量换成原变量。
19、 使逻辑函数为1的最小项有 个。
答案: 7
20、 如果规定只能使用非门或者2输入与非门来实现L=AB+AC,则正确的逻辑图是 .
答案:
21、 如果规定只能使用非门和2输入与非门来实现,则正确的逻辑图是 .
答案:
22、 已知函数L(A,B,C,D)的卡诺图如图所示,则函数L的最简与-或表达式为 。
答案:
23、 已知函数L(A,B,C,D)的卡诺图如图所示,则函数L的最简与-或表达式为 。
答案:
24、 已知函数L(A,B,C,D)的卡诺图如图所示,则函数L的最简与-或表达式为 。
答案:
25、 下列等式成立的是 。
答案: (A+B)(A+C)=A+BC;
A+AB=A;
26、 已知A + B = A+ C,则B = C。对吗?
答案: 错误
27、 已知AB =AC,则B = C。对吗?
答案: 错误
28、 n 个变量的最小项是包含全部n 个变量的乘积项,在乘积项中每个变量只能以原变量的形式出现一次.对吗?
答案: 错误
29、 用卡诺图化简一个逻辑函数,得到的最简与或式可能不是唯一的。对吗?
答案: 正确
30、 。对吗?
答案: 正确
再利用同编号的最小项和最大项之间互为反函数,即可得到等号右边的表达式。
第3章 组合逻辑电路 第3章 组合逻辑电路 测验题
1、 电路如图所示,输出端L的表达式为 。
答案:
2、 由开关组成的逻辑电路如图所示,设开关A、B 分别有如图所示为0”和“1”两个状态,则电灯F 亮的逻辑式为 。
答案:
3、 分析下图所示电路,输出函数F的表达式为 。
答案:
4、 下图中,A、B为某逻辑电路的输入波形,Y为输出波形,则该逻辑电路为 。
答案: 或非门
5、 已知二变量输入逻辑门的输入A、B和输出F的波形如图所示,则该逻辑电路为 。
答案: 无法判断
6、 一个十六路数据选择器,其地址输入(选择控制端输入)端有_个。
答案: 4
7、 一个译码器若有100个译码输出端,则译码器地址输入端至少有_个。
答案: 7
8、 下列电路中,属于组合逻辑电路的是____。
答案: 译码器
9、 用四选一数据选择器实现函数,应使 。
答案:
10、 组合逻辑电路中的竞争冒险是由______引起的。
答案: 门电路的延时
11、 如图所示电路中,Y(A,B,C,D )的最小项表达式是( )
答案: Y=m(5,6,7)
12、 一位8421 BCD码译码器的数据输入线与译码输出线的组合是 。
答案: 4:10
13、 设计一个对1000个符号进行二进制编码,则至少要 位二进制数码。
答案: 10
14、 设计一个裁判表决电路。裁判组由三个人组成:主裁判A、副裁判B和C。在判定一次比赛的结果时必须按照如下原则:只有当两个或两个以上裁判支持,并且其中有一个为主裁判时,比赛结果的裁决才有效。令A、B、C为1表示支持,为0表示反对。裁决Y为1表示有效,为0表示无效。下列表达式中能够实现该电路功能的是 。
答案: Y=AB+AC
15、 当七段显示译码器的七个输出端状态为abcdefg=0011111时(高电平有效),译码器输入状态(8421BCD码)应为______。
答案: 0110
16、 下列表达式中不存在竞争冒险的有 。
答案:
17、 函数 ,当变量的取值为 。将不出现冒险现象。
答案: B=C=0
18、 设计一个4输入的二进制码奇校验电路,需要 个异或门。
答案: 3
19、 用3-8线译码器74HC138可以构成6-64线译码器,需要 片74HC138。
答案: 9
20、 为了使74HC138正常工作,使能输入端、 和 的电平应是 。
答案: 100
21、 多路数据分配器可以直接由 来实现。
答案: 译码器
22、 用两片4位比较器74HC85串联接成8位数值比较器时,低位片中的、、所接的电平应为 。
答案: 001
23、 如图所示电路中,Y 的最小项表达式是
答案: Y=m(1,2,4,7,8,11,13,14)
24、 逻辑函数L 的卡诺图如图所示,以下关于L 的最简与或表达式正确的是 .
答案:
25、 逻辑函数L 的卡诺图如图所示,以下关于L 的最简与或表达式正确的是 .
答案:
26、 逻辑函数L 的卡诺图如图所示,以下关于L 的最简或与表达式正确的是 .
答案:
27、 逻辑函数L 的卡诺图如图所示,以下关于L 的最简与或表达式正确的是 .
答案:
28、 下图是能够对两个一位二进制数的大小进行比较的电路,下述说法正确的是 .
答案: 错误
30、 实现两个一位二进制数和来自低位的进位相加的电路叫全加器。对吗?
答案: 正确
31、 组合逻辑电路通常由逻辑门和触发器组合而成。对吗?
答案: 错误
32、 普通编码器的2个或2个以上的输入同时为有效信号时,输出将出现错误编码。对吗?
答案: 正确
33、 当2个或2个以上的输入同时为有效信号时,优先编码器将只对优先级别高的输入进行编码。对吗?
答案: 正确
34、 串行进位加法器的缺点是运算速度慢,优点是电路结构简单。超前进位加法器的优点是运算速度快,缺点是电路结构复杂。对吗?
答案: 正确
35、 当一个逻辑门的两个输入端的信号同时向相反方向变化,而变化的时间有差异的现象,称为竞争。由竞争而可能产生输出干扰毛刺的现象称为冒险。对吗?
答案: 正确
36、 常用的消除组合逻辑电路中竞争冒险的方法有三种:发现并消除可能出现的互补变量运算、增加选通控制信号和使用滤波电路。对吗?
答案: 正确
37、 二进制译码器的作用是将输入的代码译成特定的信号输出。对吗?
答案: 正确
第4章 锁存器和触发器 第4章 锁存器和触发器 测验题
1、 如下图所示电路构成的锁存器,以下哪组R,S输入信号将导致相应信号撤销后,电路进入不确定状态
答案: 1,1
2、 指出下图所示电路构成的锁存器为哪种类型的锁存器?
答案: 逻辑门控D锁存器
3、 下图是D锁存器定时图,在中,表示输入信号D建立时间的是 ,表示输入信号D保持时间的是 。
答案:
4、 以下关于锁存器和触发器描述正确的是
答案: 锁存器是脉冲电平敏感器件,触发器是脉冲边沿敏感器件
5、 试指出下图所示电路对CP信号的敏感类型
答案: 上升沿
6、 已知某触发器的电路结构如下图所示,请指出该触发器属于以下哪种类型的触发器
答案: 维持阻塞触发器
7、 下图是D触发器的定时图,表示输入信号D建立时间的是 ,表示输入信号D保持时间的是 。
答案: 、
8、 如图所示维持阻塞D触发器电路图中,红色字体标注的反馈线中哪条线为置1维持线。
答案: A
9、 当输入端S和R为 ,由或非门构成的基本SR锁存器会出现不稳定状态。
答案: S=1,R=1
10、 当输入端S和R为 ,由或非门构成的基本SR锁存器保持原状态不变。
答案: S=0,R=0
11、 用或非门构成的基本SR锁存器,其特性方程中,约束条件为SR=0。这说明两个输入信号 。
答案: 不能同时为1
12、 当输入端和为 ,由与非门构成的基本SR锁存器会出现不稳定状态。
答案: =0,=0
13、 对于门控D锁存器来说,在 条件下,输出端Q总是等于输入的数据D
答案: 使能脉冲期间
14、 触发器有 个稳定状态,它可以存储1位二进制码,存储8位二进制信息需要 个触发器
答案: 2, 8
15、 触发器被清零(复位)后,Q和端的状态分别为 和 。
答案: 0,1
16、 触发器的输出逻辑电平从1到0或从0到1的转换称为
答案: 翻转
17、 触发器CP 输入端的三角形符号指的是
答案: 边沿触发
18、 下降沿触发的边沿JK 触发器在CP 下降沿到来之前J=1、K=0,而CP下降沿到来之后变为J=0、K=1,则触发器的状态为
答案: 1
19、 假定锁存器的初始状态为0。对于下图所示的电路和输入波形,输出端Q 的波形图为 。
答案:
20、 假设电路的初始状态为Q= 1,对于下图所示的电路和输入波形,输出端Q和的波形图为 。
答案:
21、 在下图中,假设触发器的初态均为0,则Q的波形图为 。
答案:
22、 在下图中,假设触发器的初态为0,则Q的波形图为 。
答案:
23、 用CMOS电路74HCT02或非门构成消除机械开关抖动影响的电路及开关S由位置A到B时波形如图所示,试确定Q端的波形为 。
答案:
24、 在下图中,假设所有触发器的初态均为0,则在时钟脉冲CP的作用下,Q1、Q0的波形图为 。
答案:
25、 下图是D 锁存器定时图,下列说法正确的是 。
答案: 表示输入数据信号D的建立时间。;
表示输入数据信号D的保持时间。;
表示使能信号E脉冲宽度的最小值。;
表示输出信号对输入信号的响应延迟时间,即输出Q从低电平到高电平对信号D的延迟时间;
表示输出信号对输入信号的响应延迟时间,即输出Q从高电平到低电平对信号E的延迟时间。
26、 由D触发器构成JK触发器的电路是 .
答案: ;
27、 在下图所示电路中,能完成T 触发器逻辑功能的电路有 .
答案: ;
;
28、 在图示电路中,能完成的逻辑功能的电路有 .
答案: ;
;
29、 在图示电路中,能完成 的逻辑功能的电路有 .
答案: ;
30、 JK触发器在JK输入信号的作用下可以工作在4个状态——置1,置0,保持和翻转。
答案: 正确
31、 JK触发器当JK都为1时,下一个状态维持与现态一致。
答案: 错误
32、 T触发器的下一状态与T输入信号保持一致。
答案: 错误
33、 SR触发器输入信号的约束条件为S+R=0。
答案: 错误
34、 触发器的状态通常指输出端的状态。
答案: 错误
35、 由或非门构成的基本SR锁存器在S=1、R=0时,将使锁存器进入置位状态。
答案: 正确
36、 由与非门构成的基本SR锁存器在=1、=0时,将使锁存器进入置位状态。
答案: 错误
37、 下图所示D锁存器,只有当使能端E=1时,输入端D的值才会影响到Q的状态
答案: 正确
38、 JK触发器有使输出不确定的输入条件。
答案: 错误
39、 边沿JK触发器在输入J=K=1时,如果CP信号的频率为32 kHz,则Q端输出脉冲的频率为16 kHz。
答案: 正确
40、 对于有异步置位端的D 触发器,当异步置位信号无效时,在CP 信号的作用下,才能响应D 端的输入。
答案: 正确
41、 触发器的传输延迟时间说明了输出端Q对于CP有效跳变沿响应时所需的时间。
答案: 正确
42、 所有触发器的建立时间都不为零。
答案: 正确
43、 触发器的保持时间是指在有效电平转换之前,数据必须保持不变的时间间隔。
答案: 错误
44、 锁存器和触发器都属于双稳态电路,它们存在两个稳定状态,从而可存储、记忆1位二进制数据。对吗?
答案: 正确
45、 虽然传输门控D锁存器和逻辑门控 D锁存器的电路结构不同,但逻辑功能是完全相同的。对吗?
答案: 正确
46、 下图两个非门构成的电路就是一个最基本的的双稳态电路。在接通电源后,它可能随机地进入0状态或1状态,且能长期保持这一位二进制数据不变。但因为没有控制机构,所以无法在工作时改变和控制它的状态,从而不能作为存储电路使用。对吗?
答案: 正确
47、 触发器的电路结构与逻辑功能没有必然联系。同一种逻辑功能的触发器可以用不同的电路结构来实现;同一种电路结构的触发器可以实现不同的逻辑功能。对吗?
答案: 正确
48、 如果在时钟脉冲CP =1期间,由于干扰的原因,使触发器的数据输入信号经常有变化,此时不能选用TTL主从型结构的触发器,而应该选用边沿型或维持阻塞结构的触发器。对吗?
答案: 正确
第5章 时序逻辑电路 第5章 时序逻辑电路 测验题
1、 一个8421 BCD码计数器至少需要 个触发器。
答案: 4
2、 五个D 触发器构成基本环形计数器,其有效循环状态数为 。
答案: 5
3、 三个D 触发器构成模8的同步二进制加法计数器的初态为,经2016个时钟后,计数器状态为 。
答案:
4、 有一同步时序电路,由三个上升沿触发的D 触发器构成,其控制输入,,,则该电路可产生循环长度为7 的序列,设起始状态,由输出,则此序列为 。
答案: 1001011
5、 如图所示,异步计数器进入稳定状态之后,计数器能出现的最大数为 。
答案:
6、 某时序电路的状态转换图如图所示,若输入序列X = 110101(从最左边的位依次输入)时,设起始状态为,则输出序列为 。
答案: 101101
上方为免费预览版答案,如需购买完整答案,请点击下方红字:
点击这里,购买完整版答案
为了方便下次阅读,建议在浏览器添加书签收藏本网页
添加书签方法:
1.电脑按键盘的Ctrl键+D键即可收藏本网页
2.手机浏览器可以添加书签收藏本网页
点击浏览器底部菜单-【添加书签】-收藏本网页
点击浏览器底部菜单-【书签/历史】-可查看本网页
获取更多慕课答案,欢迎在浏览器访问我们的网站:
http://mooc.mengmianren.com
注:请切换至英文输入法输入域名,如果没有成功进入网站,请输入完整域名:http://mooc.mengmianren.com/
我们的公众号
打开手机微信,扫一扫下方二维码,关注微信公众号:萌面人APP
本公众号可查看各种网课答案,还可免费查看大学教材答案
点击这里,可查看公众号功能介绍
APP下载
点击这里下载萌面人APP,使用更方便!
APP功能说明
1.可查看各种网课答案
点击【萌面人官网】,可查看知到智慧树,超星尔雅学习通,学堂在线等网课答案
点击【中国大学慕课答案】,可查看mooc慕课答案
2.可一键领取淘宝/天猫/京东/拼多多无门槛优惠券
如图所示,点击对应图标即可领取淘宝/天猫/京东/拼多多无门槛优惠券
了筷媒堤土靡传彼搔荡河霜尝